1.该方案通过对累加器结构作低成本的设计改进,并通过一种高效的单跳变序列生成算法设计了时延故障测试序列生成器。
2.每个数字依序地被加到累加器中,当所有的数字都被加入后,结果才写回到主记忆体中。
3.本文研究了传统的基于查找表来实现的DDS,通过压缩ROM表和优化相位累加器模块,改善了DDS设计并减少了杂散的影响。
4.把进位移到累加器的位元。
5.以下是在累加器框架中最重要的类型和函数,以及它们各自的说明。
6.累加器集中的累加函数可以被指定的最大参数数量。缺省值为。
7.你也可以取出对应于某个特徵的累加器的引用。
8.如果累加器内容是负数,分支到操作数指定的地址。
9.泄漏可能源自系统的任何地方,如管道,累加器累加器造句,还有坏掉的一个小压力开关。
10.由于它使用累加器变量来确定是否达到了阈值,您不能“马上”看到子列表的边界。
11.文章提出的新型乘法累加器,具有在不同模式下分别处理位与位数据,或位与位数据混合运算能力。
12.两个多位数乘积的计算,通常可用乘法器或累加器自动实现。
13.当中断发生时,编译器插入的代码被运行,它将累加器,B,DPTR和PSW入栈。
14.撤销一个成员和更新证据所花费的代价比以前的累加器更小,而且证明了新的群签名的安全性。